首页> 外文OA文献 >Predicting error rate for microprocessor-based digital architectures through C.E.U. (Code Emulating Upsets) injection
【2h】

Predicting error rate for microprocessor-based digital architectures through C.E.U. (Code Emulating Upsets) injection

机译:通过C.E.U预测基于微处理器的数字体系结构的错误率(代码模拟不安)注入

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper investigates an approach to study the effects of upsets on the operation of microprocessor-based digital architectures. The method is based on the injection of bit-flips, randomly in time and location by using the capabilities of typical application boards. Experimental results, obtained on programs running on two different digital boards, built around an 80C51 microcontroller and a 320C50 Digital Signal Processor, illustrate the potentialities of this new strategy.
机译:本文研究了一种方法来研究扰动对基于微处理器的数字体系结构的操作的影响。该方法基于位翻转的注入,通过使用典型应用板的功能在时间和位置上随机进行。通过在两个不同的数字板上运行的程序(围绕80C51微控制器和320C50数字信号处理器构建)获得的实验结果说明了这种新策略的潜力。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号